備註
Xilinx ISE V7.1i 可編程邏輯 英文版【三片裝】
Xilinx ISE V7.1i 可編程邏輯 英文版【三片裝】
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
HoneRiSO Apps
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
軟體名稱: Xilinx ISE V7.1i
語系版本: 英文版
光碟片數: 三片裝
保護種類: 序號
破解說明: 1749-1371-6425-4039 或使用第一片光碟的註冊機產生
系統支援: Windows NT/2000/XP
硬體需求: PC
軟體類型: 可編程邏輯
更新日期: 2005.03.10
軟體發行: Xilinx(Z.WTiSO)
官方網站: http://www.xilinx.com
中文網站: http://news.taiwannet.com.tw/newsdata/showdetail1.php?ID=7045
軟體簡介: (以官方網站為準)
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
美商智霖(Xilinx)近日推出可編程邏輯軟體ISE 6.2i,此款高速設計工具融入許多
新功能與改良技術,搭配上Virtex-II Pro FPGA,不但降低60%成本,亦提升約40%
效能。ISE 6.2i的上市亦讓Xilinx的低成本Spartan-3系列產品的效能比前一版方
案提高50%。在搭配Virtex-II Pro FPGA使用時,ISE 6.2i具有高速、設計資源使
用率提升15%,並保持2倍的整體執行時間的優勢。在運用ISE 6.2i時,Spartan-3的
各種平台功能可達到更快的區塊RAM存取速度,嵌入式的加乘器還可達到225MHz以
上的運作時脈。此外,時脈輸出(Clock-to-Output)的傳輸速度比前一版提高35%至
40%。
ISE 6.2i版鎖定在各種高速設計,加入眾多新功能以及改良設計,這類系統在ISE環
境中以「單一按鍵」的概念(Push-Button)完成設計的開發流程。例如,ProActive
Timing Closure內含改良式實體合成技術,能在單次運算後自動產生實體校正後的
時序驅動(Timing-Driven)成品。
一套新開發的自動化保持時間消除器(Hold Time Eliminator)以及路由器中的改良
式延遲預測器,可配合即時更新的時序驅動對映器(Timing-Driven Mapper),針對
高度複雜排列電路(Highly Packed)的設計方案自動改進系統的效能。上述每種新功
能都能取代極為費時的設計流程,縮短整個研發週期的時間。
ISE能自動處理Xilinx FPGA的外部介面。例如,自動化區域時脈配置器支援改良型
的限制機制,讓使用者能輕易設計來源端的同步記憶體介面,針對Virtex-II Pro設
計出96組低飄移的200MHz時脈以及針對Spartan-3 設計出50個166MHz的記憶體介面
。此外,ISE的電路配置圖、針腳配置圖以及時序驅動的配線工具,皆為針對
Virtex-II Pro X元件中的10Gbps序列I/O自動最佳化的軟體設計工具。
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
站長安裝測試環境與安裝說明:
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
‧無
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=